Viewing file: mul_lane_u16.c (2.34 KB) -rw-r--r-- Select action/file-type: (+) | (+) | (+) | Code (+) | Session (+) | (+) | SDB (+) | (+) | (+) | (+) | (+) | (+) |
/* { dg-final { check-function-bodies "**" "" "-DCHECK_ASM" } } */
#include "test_sve_acle.h"
/* ** mul_lane_0_u16_tied1: ** mul z0\.h, z0\.h, z1\.h\[0\] ** ret */ TEST_UNIFORM_Z (mul_lane_0_u16_tied1, svuint16_t, z0 = svmul_lane_u16 (z0, z1, 0), z0 = svmul_lane (z0, z1, 0))
/* ** mul_lane_0_u16_tied2: ** mul z0\.h, z1\.h, z0\.h\[0\] ** ret */ TEST_UNIFORM_Z (mul_lane_0_u16_tied2, svuint16_t, z0 = svmul_lane_u16 (z1, z0, 0), z0 = svmul_lane (z1, z0, 0))
/* ** mul_lane_0_u16_untied: ** mul z0\.h, z1\.h, z2\.h\[0\] ** ret */ TEST_UNIFORM_Z (mul_lane_0_u16_untied, svuint16_t, z0 = svmul_lane_u16 (z1, z2, 0), z0 = svmul_lane (z1, z2, 0))
/* ** mul_lane_1_u16: ** mul z0\.h, z1\.h, z2\.h\[1\] ** ret */ TEST_UNIFORM_Z (mul_lane_1_u16, svuint16_t, z0 = svmul_lane_u16 (z1, z2, 1), z0 = svmul_lane (z1, z2, 1))
/* ** mul_lane_2_u16: ** mul z0\.h, z1\.h, z2\.h\[2\] ** ret */ TEST_UNIFORM_Z (mul_lane_2_u16, svuint16_t, z0 = svmul_lane_u16 (z1, z2, 2), z0 = svmul_lane (z1, z2, 2))
/* ** mul_lane_3_u16: ** mul z0\.h, z1\.h, z2\.h\[3\] ** ret */ TEST_UNIFORM_Z (mul_lane_3_u16, svuint16_t, z0 = svmul_lane_u16 (z1, z2, 3), z0 = svmul_lane (z1, z2, 3))
/* ** mul_lane_4_u16: ** mul z0\.h, z1\.h, z2\.h\[4\] ** ret */ TEST_UNIFORM_Z (mul_lane_4_u16, svuint16_t, z0 = svmul_lane_u16 (z1, z2, 4), z0 = svmul_lane (z1, z2, 4))
/* ** mul_lane_5_u16: ** mul z0\.h, z1\.h, z2\.h\[5\] ** ret */ TEST_UNIFORM_Z (mul_lane_5_u16, svuint16_t, z0 = svmul_lane_u16 (z1, z2, 5), z0 = svmul_lane (z1, z2, 5))
/* ** mul_lane_6_u16: ** mul z0\.h, z1\.h, z2\.h\[6\] ** ret */ TEST_UNIFORM_Z (mul_lane_6_u16, svuint16_t, z0 = svmul_lane_u16 (z1, z2, 6), z0 = svmul_lane (z1, z2, 6))
/* ** mul_lane_7_u16: ** mul z0\.h, z1\.h, z2\.h\[7\] ** ret */ TEST_UNIFORM_Z (mul_lane_7_u16, svuint16_t, z0 = svmul_lane_u16 (z1, z2, 7), z0 = svmul_lane (z1, z2, 7))
/* ** mul_lane_z8_u16: ** str d8, \[sp, -16\]! ** mov (z[0-7])\.d, z8\.d ** mul z0\.h, z1\.h, \1\.h\[1\] ** ldr d8, \[sp\], 16 ** ret */ TEST_DUAL_LANE_REG (mul_lane_z8_u16, svuint16_t, svuint16_t, z8, z0 = svmul_lane_u16 (z1, z8, 1), z0 = svmul_lane (z1, z8, 1))
/* ** mul_lane_z16_u16: ** mov (z[0-7])\.d, z16\.d ** mul z0\.h, z1\.h, \1\.h\[1\] ** ret */ TEST_DUAL_LANE_REG (mul_lane_z16_u16, svuint16_t, svuint16_t, z16, z0 = svmul_lane_u16 (z1, z16, 1), z0 = svmul_lane (z1, z16, 1))
|